|
Entwurf Integrierter Schaltungen II (EIS II)5 ECTS (englische Bezeichnung: Design of Integrated Circuits II)
(Prüfungsordnungsmodul: Entwurf Integrierter Schaltungen II)
Modulverantwortliche/r: Sebastian M. Sattler Lehrende:
Sebastian M. Sattler
weitere Studienfächer/Prüfungsordnungsmodule:
Einfrieren der UnivIS-Modul-Beschreibung: 15.8.2017
Entwurf Integrierter Schaltungen II/Technologie integrierter Schaltungen (23517)
Wahlpflichtmodul aus EEI im Schwerpunkt Eingebettete Systeme (32960)
Wahlpflichtmodul aus EEI im Schwerpunkt Realisierung von Informations- und Kommunikationssystemen (32963)
4 Elektronische Bauelemente, Schaltungen und Systeme (40963)
4 Elektronische Bauelemente, Schaltungen und Systeme (41361)
Wahlpflichtmodul aus EEI im Schwerpunkt Eingebettete Systeme (87843)
Startsemester: |
SS 2018 | Dauer: |
1 Semester | Turnus: |
jährlich (SS) |
Präsenzzeit: |
60 Std. | Eigenstudium: |
90 Std. | Sprache: |
Deutsch |
Lehrveranstaltungen:
-
-
Entwurf Integrierter Schaltungen II
(Vorlesung, 2 SWS, Sebastian M. Sattler, Mo, 12:15 - 13:45, R4.15)
-
Übungen zu Entwurf Integrierter Schaltungen II
(Übung, 2 SWS, Mustafa Özgül et al., Di, 8:15 - 9:45, H6)
Empfohlene Voraussetzungen:
Digitaltechnik oder Technische Informatik I, o.ä.Es wird empfohlen, folgende Module zu absolvieren, bevor dieses Modul belegt wird:
Entwurf Integrierter Schaltungen I (WS 2017/2018)
Inhalt:
Die Vorlesung behandelt formalisierte Methoden für den Entwurf kombinatorischer Schaltungen. Schwerpunkt liegt auf einer grundlagenorientierten Darstellung der verwendeten Definitionen und Algorithmen, damit eine Übertragung auf und Anwendung in andere Wissensgebiete erleichtert wird.
Einführung
Zielstellung beim Entwurf binärer Systeme
Beschreibungen kombinatorischer Systeme
Darstellung Boolescher Funktionen
Normalformen
Automatenbasierte Komposition
Überdeckungstabelle
Dynamische Operationen
Ableitung nach der Zeit
Schaltungtechnische Realisierung kombinatorischer Systeme
Dynamisches Verhalten von kombinatorischen Schaltungen
Strukturierte Datenanalyse
Lernziele und Kompetenzen:
Anwenden
Erschaffen
Literatur:
Zander, Logischer Entwurf binärer Systeme VEB Verlag Technik, Berlin 1989
Weitere Informationen:
Schlüsselwörter: Entwurf Mikroelektronik Integrierte Schaltung IC Transistor CMOS Schaltnetze Schaltwerke Steuerwerk Automat Simulation Test
www: http://www.lzs.eei.uni-erlangen.de/vorlesungen/eisII
Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:
- Elektrotechnik, Elektronik und Informationstechnik (Master of Science)
(Po-Vers. 2015s | TechFak | Elektrotechnik, Elektronik und Informationstechnik (Master of Science) | Masterprüfung | Studienrichtung Mikroelektronik | Vertiefungsmodule Mikroelektronik | Entwurf Integrierter Schaltungen II)
Dieses Modul ist daneben auch in den Studienfächern "Berufspädagogik Technik (Master of Education)", "Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science)", "Informations- und Kommunikationstechnik (Master of Science)", "Mechatronik (Bachelor of Science)", "Mechatronik (Master of Science)" verwendbar. Details
Studien-/Prüfungsleistungen:
Entwurf Integrierter Schaltungen II (Prüfungsnummer: 61902)
zugeh. "mein campus"-Prüfung: | - 61902 Entwurf Integrierter Schaltungen II (Prüfung, Form: Klausur, Drittelnoten (mit 4,3), Dauer: 90, 5.0 ECTS, Prüfung).
- 61902 Entwurf Integrierter Schaltungen II (Prüfung, Form: schriftlich oder mündlich, Drittelnoten (mit 4,3), Dauer: -, 5 ECTS, Prüfung).
|
- Prüfungsleistung, Klausur, Dauer (in Minuten): 90, benotet, 5 ECTS
- Anteil an der Berechnung der Modulnote: 100.0 %
- Erstablegung: SS 2018, 1. Wdh.: WS 2018/2019
1. Prüfer: | Sebastian M. Sattler (100270) |
- Termin: 17.07.2018, 08:00 Uhr, Ort: H 8 TechF
Termin: 12.02.2019, 10:00 Uhr, Ort: SR 01.030
Termin: 30.07.2019, 10:00 Uhr, Ort: SR 01.030
Termin: 11.02.2020, 11:00 Uhr, Ort: H 10 TechF
|
|
|
|
UnivIS ist ein Produkt der Config eG, Buckenhof |
|
|