|
Hardware-Beschreibungssprache VHDL (VHDL-D)2.5 ECTS (englische Bezeichnung: Hardware Description Language VHDL)
Modulverantwortliche/r: Jürgen Frickel Lehrende:
Jürgen Frickel, Robért Glein
Studienfächer/Prüfungsordnungsmodule:
Einfrieren der UnivIS-Modul-Beschreibung: 2.8.2016
Hardware-Beschreibungssprache VHDL (23622)
Technische Wahlfächer (aus dem Angebot der Technischen Fakultät frei wählbar) (30297)
Wahlpflichtmodul aus EEI im Schwerpunkt Eingebettete Systeme (32960)
Wahlpflichtmodul aus EEI im Schwerpunkt Realisierung von Informations- und Kommunikationssystemen (32963)
Wahlmodulbereich aus der FAU (81069)
Wahlpflichtmodul aus EEI im Schwerpunkt Eingebettete Systeme (87843)
Startsemester: |
WS 2016/2017 | Dauer: |
1 Semester | Turnus: |
halbjährlich (WS+SS) |
Präsenzzeit: |
30 Std. | Eigenstudium: |
45 Std. | Sprache: |
Deutsch |
Lehrveranstaltungen:
Inhalt:
Betreuter Multimedia-Kurs über die Syntax und die Anwendung der Hardware-Beschreibungssprache VHDL
(Very High Speed Integrated Circuit Hardware Description Language) nach dem Sprachstandard IEEE 1076-1987 und 1076-1993
Konzepte und Konstrukte der Sprache VHDL
Beschreibung auf Verhaltensebene und RT-Ebene
Simulation und Synthese auf der Gatterlogik-Ebene
Verwendung professioneller Software-Tools
Vorlesung mit integrierten Übungsbeispielen
Übungs-Betreuung in deutsch oder englisch
Kursmaterial englisch-sprachig
Zielgruppe sind Hörer aller Fachrichtungen, die sich mit dem Entwurf und der Simulation digitaler Systeme und Schaltungen beschäftigen wollen.
Lernziele und Kompetenzen:
- Fachkompetenz
- Wissen
- Begriffe und Definitionen einer Hardware-Beschreibungssprache können dargelegt werden.
- Verstehen
- Hardware-Strukturen können in die Beschreibungssprache transformiert werden und umgekehrt.
- Analysieren
- Ein gewünschtes Systemverhalten kann klassifiziert, in Teilmodule strukturiert, und das System bzw. die Teilmodule in der Hardware-Beschreibungssprache realisiert werden.
- Evaluieren (Beurteilen)
- VHDL-Modelle können bezüglich des quantitativen und qualitativen Hardware-Aufwandes eingeschätzt, gegen vorliegende Randbedingungen (constraints) überprüft, und mit alternativen Lösungen verglichen werden.
- Lern- bzw. Methodenkompetenz
- Die theoretischen Inhalte der Sprache können durch Einsatz eines Simulations- und Synthesewerkzeuges im praktischen Einsatz selbständig verifiziert und deren Verständnis vertieft werden.
- Sozialkompetenz
- Die Fähigkeit, vorliegende Aufgabenstellungen in Gruppenarbeit gemeinsam zu lösen, wird gefördert.
Bemerkung:
Anmeldung über Mein Campus
Studien-/Prüfungsleistungen:
Hardware-Beschreibungssprache VHDL_ (Prüfungsnummer: 67501)
zugeh. "mein campus"-Prüfung: | - 67501 Hardware-Beschreibungssprache VHDL (Informations- und Kommunikationstechnik (Master of Science) 2010, Prüfung, Form: schriftlich oder mündlich, Drittelnoten (mit 4,3), Dauer: -, 2.5 ECTS, Prüfung).
- 17021 Wahlpflichtmodul aus EEI, 2,5 ECTS (Informations- und Kommunikationstechnik (Master of Science) 2010, Prüfung, Form: mehrteilige Prüfung, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17321 Wahlpflichtmodul aus EEI, 2,5 ECTS (Informations- und Kommunikationstechnik (Master of Science) 2010, Prüfung, Form: mehrteilige Prüfung, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17021 Wahlpflichtmodul aus EEI, 2,5 ECTS (Informations- und Kommunikationstechnik (Master of Science) 2016s, Prüfung, Form: mehrteilige Prüfung, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17101 Technisches Wahlfach (2,5 ECTS) (Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science) 2009, Prüfung, Form: variabel, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17001 Wahlmodule aus dem gesamten Angebot der FAU (Elektrotechnik, Elektronik und Informationstechnik (Master of Science) 2015s, Prüfung, Form: variabel, Drittelnoten (mit 4,3), Dauer: -, 2.5 ECTS, Platzhalter).
|
- Prüfungsleistung, Klausur, Dauer (in Minuten): 60, benotet, 2.5 ECTS
- Anteil an der Berechnung der Modulnote: 100.0 %
- Erstablegung: WS 2016/2017
1. Prüfer: | Jürgen Frickel (100261) |
- Termin: 12.04.2017, 14:00 Uhr, Ort: H 8 TechF
Termin: 10.10.2017, 08:00 Uhr, Ort: H 8 TechF
Termin: 28.03.2018, 14:00 Uhr, Ort: H 8 TechF
Termin: 16.07.2018, 11:00 Uhr, Ort: H 9 TechF
Hardware-Beschreibungssprache VHDL (Prüfungsnummer: 67501)
(englischer Titel: VHDL Hardware Description Language)
zugeh. "mein campus"-Prüfung: | - 67501 Hardware-Beschreibungssprache VHDL (Gewichtung: 100.0 %, Prüfung, Form: schriftlich oder mündlich, Drittelnoten (mit 4,3), Dauer: -, 2.5 ECTS, Prüfung).
- 17021 Wahlpflichtmodul aus EEI, 2,5 ECTS (Informations- und Kommunikationstechnik (Master of Science) 2010, Prüfung, Form: mehrteilige Prüfung, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17321 Wahlpflichtmodul aus EEI, 2,5 ECTS (Informations- und Kommunikationstechnik (Master of Science) 2010, Prüfung, Form: mehrteilige Prüfung, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17021 Wahlpflichtmodul aus EEI, 2,5 ECTS (Informations- und Kommunikationstechnik (Master of Science) 2016s, Prüfung, Form: mehrteilige Prüfung, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17101 Technisches Wahlfach (2,5 ECTS) (Elektrotechnik, Elektronik und Informationstechnik (Bachelor of Science) 2009, Prüfung, Form: variabel, Zehntelnoten, Dauer: -, 2.5 ECTS, Platzhalter).
- 17001 Wahlmodule aus dem gesamten Angebot der FAU (Elektrotechnik, Elektronik und Informationstechnik (Master of Science) 2015s, Prüfung, Form: variabel, Drittelnoten (mit 4,3), Dauer: -, 2.5 ECTS, Platzhalter).
|
- Prüfungsleistung, Klausur, Dauer (in Minuten): 60, benotet, 2.5 ECTS
- Anteil an der Berechnung der Modulnote: 100.0 %
- kein Erstablegung1. Wdh.: SS 2017
1. Prüfer: | Jürgen Frickel (100261) |
- Termin: 12.04.2017, 14:00 Uhr, Ort: H 8 TechF
Termin: 10.10.2017, 08:00 Uhr, Ort: H 8 TechF
Termin: 28.03.2018, 14:00 Uhr, Ort: H 8 TechF
Termin: 16.07.2018, 11:00 Uhr, Ort: H 9 TechF
|
|
|
|
UnivIS ist ein Produkt der Config eG, Buckenhof |
|
|