UnivIS
Informationssystem der Friedrich-Alexander-Universität Erlangen-Nürnberg © Config eG 
FAU Logo
  Sammlung/Stundenplan    Modulbelegung Home  |  Rechtliches  |  Kontakt  |  Hilfe    
Suche:      Semester:   
 
 Darstellung
 
Druckansicht

 
 
Modulbeschreibung (PDF)

 
 
 Außerdem im UnivIS
 
Vorlesungs- und Modulverzeichnis nach Studiengängen

Vorlesungsverzeichnis

 
 
Veranstaltungskalender

Stellenangebote

Möbel-/Rechnerbörse

 
 
>>

FPGA-Online Basic Course with VHDL (FPGAonline)5 ECTS
(englische Bezeichnung: FPGA-online basic course with VHDL)
(Prüfungsordnungsmodul: Vertiefungsrichtung Rechnerarchitektur)

Modulverantwortliche/r: Dietmar Fey
Lehrende: Dietmar Fey, Michael Schmidt, Marc Reichenbach


Startsemester: WS 2017/2018Dauer: 1 SemesterTurnus: halbjährlich (WS+SS)
Präsenzzeit: 60 Std.Eigenstudium: 90 Std.Sprache: Deutsch

Lehrveranstaltungen:


Inhalt:

  • Einführung in die FPGA-Technologie
  • Grundlagen der Schaltungsentwicklung

  • Grundlagen VHDL

  • Einführung in den Hardware-Designflow

  • Schaltungs-Spezifikation mit FSMs

  • Kommunikation mit externen Komponenten

  • Rechenschaltungen

Lernziele und Kompetenzen:

Die Studierenden:
können die in der Veranstaltung vorgestellten Speichertechnologien, für programmierbare Logik, erklären
sind in der Lage diese Speichertechnologien auch hinsichtlich nicht-funktionaler Eigenschaften zu vergleichen
haben den grundlegenden Aufbau, sowie die grundlegende Funktionsweise von FPGAs verstanden und können diese in eigenen Worten erklären
erläutern Anwendungsbereich und Aufbau von Hardwarebeschreibungssprachen am Beispiel VHDL.
erklären die Abbildung von Hardwarebeschreibungssprachen auf programmierbare Logikeinheiten.
sind in der Lage einfache boolesche Funktionen, einfache Automaten sowie einfache arithmetische Schaltungen umzusetzen sowie auf einem FPGA zu erproben.
erfassen zeitliche Aspekte integrierter Schaltungen und erproben diese mit Hilfe von Simulationen.
implementieren einfache Schaltungen zur Nutzung von Peripherie Komponenten.
untersuchen Zusammenhänge nicht-funktionaler Eigenschaften (Timing vs. Area vs. Energy) in integrierten Schaltungen.

Literatur:

KESEL, F. and BARTHOLOMÄ, R., 2009. Entwurf von digitalen Schaltungen und Systemen mit HDLs und FPGAs. Oldenbourg Verlag.
ASHENDEN, P. J., 2008. The Designer's Guide to VHDL. Morgan Kaufmann.
REICHARDT, J. and SCHWARZ, B., 2009. VHDL-Synthese. Oldenbourg Verlag.
CHU, P.P., 2008. FPGA Prototyping by VHDL Examples. John Wiley & Sons.
KILTS, S., 2007. Advanced FPGA Design. John Wiley & Sons.

Bemerkung:

Vorlesungsmaterialien Englisch, Kommunikation mit Betreuern Deutsch

Organisatorisches:

Dies ist ein Einsteigerkurs. Keine speziellen Vorrausetzungen benötigt.
Dieser Kurs ist ein Online Kurs. Lehrinhalte werden in Form von ausgearbeiteten Inhalten online zur Verfügung gestellt und sollen sich im Selbststudium angeeignet werden. Übungsaufgaben werden ebenfalls online gestellt. Die entwickelten Lösungen können in unserem online-remote Labor getestet werden.
Betreuung während des Kurses findet durch unsere Übungsleiter und Tutoren, in Form von E-Mails, Forum, Chat und Skype statt.
!!!Wichtig: Die Anmeldung zu diesem Kurs erfolgt über die Webseite der Virtuellen Hochschule Bayern (VHB) unter http://www.vhb.org ab 01.10.2011 bis 17.10.2011!!!


Weitere Informationen:

Schlüsselwörter: FPGAonline, FPGA, VHDL, Schaltungsentwurf

Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:

  1. Informatik (Bachelor of Science)
    (Po-Vers. 2009w | TechFak | Informatik (Bachelor of Science) | Wahlpflichtbereich (5. und 6. Semester) | Wahlpflichtmodule | Vertiefungsrichtung Rechnerarchitektur)
Dieses Modul ist daneben auch in den Studienfächern "Informatik (Bachelor of Arts (2 Fächer))", "Mathematik (Bachelor of Science)" verwendbar. Details

Studien-/Prüfungsleistungen:

FPGA-Online Basic Course with VHDL (Prüfungsnummer: 520692)

(englischer Titel: FPGA-online basic course with VHDL)

Prüfungsleistung, mündliche Prüfung, Dauer (in Minuten): 30, benotet, 5.0 ECTS
Anteil an der Berechnung der Modulnote: 100.0 %

Erstablegung: WS 2017/2018, 1. Wdh.: SS 2018
1. Prüfer: Marc Reichenbach

UnivIS ist ein Produkt der Config eG, Buckenhof