|
Einführung digitaler ASIC Entwurf (EDA)5 ECTS (englische Bezeichnung: Introduction to digital ASIC design)
Modulverantwortliche/r: Marc Reichenbach Lehrende:
Marc Reichenbach, Dietmar Fey
Startsemester: |
WS 2017/2018 | Dauer: |
1 Semester | Turnus: |
jährlich (WS) |
Präsenzzeit: |
60 Std. | Eigenstudium: |
90 Std. | Sprache: |
Deutsch |
Lehrveranstaltungen:
Inhalt:
- Einführung in die Welt der integrierten Schaltkreise
Schaltungstechnische Grundlagen
Designflow für integrierte Schaltkreise
Zeitliche Rahmenbedinungen für die Entwicklung
Testbarkeit
Low-Power-Design
Algorithmen von Entwurfswerkzeugen
Verifikation von Schaltungen
Lernziele und Kompetenzen:
- Verstehen
- erläutern Aufbau und Funktionsweise von Transistoren
illustrieren nichtideale Effekte von Transistoren
erklären Fertigung integrierter Schaltkreise - Anwenden
- umsetzen einfacher Schaltungen als integrierten Schaltkreis mittels Logiksynthese, PnR und Verifikation
- Analysieren
- diskutieren verschiedener Synthese- und Validierungsschritte für die Entwicklung digitaler Schaltkreise im Y-Diagramm
erproben verschiedener low-power Design-Richtlinien
untersuchen verschiedener DFT (Design for Test)-Richtlinien - Evaluieren (Beurteilen)
- bewerten von Zeit- und Energieverhalten im Entwurf digitaler Schaltkreise
vergleichen von verschiedenen Design-Methodiken bzgl. Logik-Synthese, PnR, Low-Power und DFT - Erschaffen
- entwerfen von eigenen einfachen Schaltungen und Umsetzung dieser als integrierter Schaltkreis
Organisatorisches:
Grundlagen der Technischen Informatik
Grundlagen der Rechnerarchitektur und –organisation
Grundlagen der Schaltungstechnik
Weitere Informationen:
www: http://www3.informatik.uni-erlangen.de/Lehre/EDA/SS2013/index.html
Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan: Das Modul ist im Kontext der folgenden Studienfächer/Vertiefungsrichtungen verwendbar:
- Informatik (Bachelor of Arts (2 Fächer))
(Po-Vers. 2010 | TechFak | Informatik (Bachelor of Arts (2 Fächer)) | Vertiefung Informatik I und II | Vertiefungsmodul Rechnerarchitektur)
- Informatik (Bachelor of Arts (2 Fächer))
(Po-Vers. 2013 | TechFak | Informatik (Bachelor of Arts (2 Fächer)) | Vertiefung Informatik I und II | Vertiefungsmodul Rechnerarchitektur)
- Informatik (Bachelor of Science)
(Po-Vers. 2009s | TechFak | Informatik (Bachelor of Science) | Wahlpflichtbereich (5. und 6. Semester) | Wahlpflichtmodule | Vertiefungsrichtung Rechnerarchitektur)
- Informatik (Bachelor of Science)
(Po-Vers. 2009w | TechFak | Informatik (Bachelor of Science) | Wahlpflichtbereich (5. und 6. Semester) | Wahlpflichtmodule | Vertiefungsrichtung Rechnerarchitektur)
- Informatik (Master of Science)
(Po-Vers. 2010 | TechFak | Informatik (Master of Science) | Wahlpflichtbereich | Säule der systemorientierten Vertiefungsrichtungen | Vertiefungsrichtung Rechnerarchitektur)
- Mathematik (Bachelor of Science)
(Po-Vers. 2015w | NatFak | Mathematik (Bachelor of Science) | Module des Nebenfachs | Nebenfach Informatik | Vertiefungsmodule | Vertiefungsmodul Rechnerarchitektur)
Studien-/Prüfungsleistungen:
Einführung digitaler ASIC Entwurf (Prüfungsnummer: 604646)
(englischer Titel: Introduction to digital ASIC design)
- Prüfungsleistung, mündliche Prüfung, Dauer (in Minuten): 30, benotet, 5.0 ECTS
- Anteil an der Berechnung der Modulnote: 100.0 %
- Erstablegung: WS 2017/2018, 1. Wdh.: SS 2018
1. Prüfer: | Marc Reichenbach |
|
|
|
|
UnivIS ist ein Produkt der Config eG, Buckenhof |
|
|