|
-
Modulverantwortliche/r: Marc Reichenbach
Lehrende:
Marc Reichenbach, Dietmar Fey
Startsemester: |
WS 2019/2020 | Dauer: |
1 Semester | Turnus: |
halbjährlich (WS+SS) |
Präsenzzeit: |
100 Std. | Eigenstudium: |
200 Std. | Sprache: |
Deutsch |
Lehrveranstaltungen:
Inhalt:
Dieses Projekt beleuchtet verschiedenste Aspekte der Rechnerarchitektur von Softwareprogrammierung bis Hardwareentwicklung. Die folgende Liste beinhaltet verschiedene Teilprojekte, von denen eines pro Projektgruppe ausgewählt und bearbeitet werden soll. Die Entwicklungsteams bestehen aus 2-3 Studenten. Folgende Themen stehen zur Auswahl:
Entwicklung von applikationsspezifischen Prozessoren für verschiedene Anwendungen (Beispiel: Bildverarbeitung)
Aufbau von virtueller Hardware für Simulation, Test und Entwurf
Aufbau von Softwarebibliotheken für HPC-Computing
[Liste nicht abschließend. Weitere Themen werden ergänzt. Eigene Vorschläge willkommen.]
Lernziele und Kompetenzen:
- Erschaffen
- entwickeln eine Lösung für die vom Betreuer gestellte Aufgabe:
Softwarebibliothek
Hardwareschaltung
Virtuellen Prototyp
Organisatorisches:
Weitere Informationen:
Schlüsselwörter: Master Praktikum, Rechnerarchitektur, Hardware, embedded, multicore
Verwendbarkeit des Moduls / Einpassung in den Musterstudienplan:
- Informatik (Master of Science)
(Po-Vers. 2010 | TechFak | Informatik (Master of Science) | Hauptseminar, Projekt, Masterarbeit | Projekt Modul | 'Burning Multicores' - Eingebettete Hardwareentwicklung für Mehrkernarchitekturen)
Studien-/Prüfungsleistungen:
Masterprojekt Rechnerarchitektur (Prüfungsnummer: 469895)
(englischer Titel: Masterproject Computer Architecture)
- Prüfungsleistung, mehrteilige Prüfung, benotet
- Anteil an der Berechnung der Modulnote: 100.0 %
- weitere Erläuterungen:
erfolgreiche Bearbeitung eines Projektes
- Erstablegung: WS 2019/2020, 1. Wdh.: SS 2020, 2. Wdh.: keine Wiederholung
|
|
|
|
UnivIS ist ein Produkt der Config eG, Buckenhof |
|
|